

# Tutorübung Grundlagen: Betriebssysteme und Systemsoftware

Moritz Beckel

München, 18. Januar 2023

Mittwoch 14:15-16:00 Uhr Online (<a href="https://bbb.in.tum.de/mor-6ij-iuw-ypm">https://bbb.in.tum.de/mor-6ij-iuw-ypm</a>)

Zulip-Stream <a href="https://zulip.in.tum.de/#narrow/stream/1296-GBS-Mi-1400-A">https://zulip.in.tum.de/#narrow/stream/1296-GBS-Mi-1400-A</a>

Unterrichtsmaterialien findest du hier:

https://home.in.tum.de/~beckel/gbs

Folien wurden von mir selbst erstellt. Es besteht keine Garantie auf Korrektheit.



#### Paging – Adressabbildung





# Paging – Mehrstufig





## Segmentierung

- 1. Aufteilung des Adressraums in unterschiedliche Segmente (Code, Data, Stack, ...)
- 2. Basisadressierung (logische Adresse + Basisadresse) der Segmente
- 3. Segmente werden über Segmentregister (Segment selectors) adressiert
- 4. Segmentregister zeigen auf die GDT (Global Descriptor Table), diese enthält Basisadresse





#### Segmentierung





Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

a) Skizzieren Sie den Aufbau einer virtuellen Adresse in diesem Szenario. Verdeutlichen Sie sich, wie die Adressübersetzung mit einer zweistufigen Seitentabelle mittels der einzelnen Bestandteile der Adresse durchgeführt wird.



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

a) Skizzieren Sie den Aufbau einer virtuellen Adresse in diesem Szenario. Verdeutlichen Sie sich, wie die Adressübersetzung mit einer zweistufigen Seitentabelle mittels der einzelnen Bestandteile der Adresse durchgeführt wird.

| 0                    | 8 9 |                      | 20 31  |
|----------------------|-----|----------------------|--------|
| Seitennummer Stufe 1 |     | Seitennummer Stufe 2 | Offset |



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

b) Wie groß sind die Seiten?



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

- b) Wie groß sind die Seiten?
- 32 9 11 = 12 Bit Offset
- $2^{12} B = 4096 B = 4 KiB Seitengröße$



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

c) Aus wie vielen Seiten besteht der virtuelle Adressraum?



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

- c) Aus wie vielen Seiten besteht der virtuelle Adressraum?
- 32 Bit 12 Bit Offset = 20 Bit für Seitennummern
- 2<sup>20</sup> Seiten



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

d) Wie groß sind die Seitentabellen jeweils, wenn für die Größe eines Eintrags vereinfacht 8 Byte angenommen werden?



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

- d) Wie groß sind die Seitentabellen jeweils, wenn für die Größe eines Eintrags vereinfacht 8 Byte angenommen werden?
- Erste Stufe: 29 Einträge \* 8 Bytes = 2<sup>12</sup> B = 4 KiB
- Zweite Stufe: 29 Tabellen \* 211 Einträge \* 8 Bytes = 223 B = 8 MiB



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

e) Nehmen wir an, wir verwenden statt der zweistufigen Übersetzung eine einstufige, bei der die erste Stufe 20-bit breite Seitennummern verwendet. Wie viel Speicher kann adressiert werden? Kann mittels der zweistufigen Übersetzung mehr Speicher adressiert werden?



Wir betrachten ein vereinfachtes Beispiel zur Adressübersetzung: ein Computer mit 32-bit breiten virtuellen Adressen benutzt eine zweistufige Seitentabelle zur Adressübersetzung. Eine virtuelle Adresse bestehe aus 9 Bits für die erste Stufe der Adressübersetzung, 11 Bits für die zweite Stufe sowie einem Offset.

- e) Nehmen wir an, wir verwenden statt der zweistufigen Übersetzung eine einstufige, bei der die erste Stufe 20-bit breite Seitennummern verwendet. Wie viel Speicher kann adressiert werden? Kann mittels der zweistufigen Übersetzung mehr Speicher adressiert werden?
- Einstufig: 2<sup>20</sup> Seiten \* 2<sup>12</sup> Offset Adressen = 2<sup>32</sup> Adressen
- Zweistufig: 2<sup>9</sup> Seiten \* 2<sup>11</sup> Seiten \* 2<sup>12</sup> Offset Adressen = 2<sup>32</sup> Adressen



Wir wollen die Adressübersetzung beim Paging näher betrachten. Gegeben sei eine Hauptspeichergröße von 64 KiB. Es sollen 32 virtuelle Seiten adressiert werden. Die Zahl der Kacheln beträgt 8.

a) Wie lautet die höchste virtuelle Speicheradresse?

| Seite  | Kachel |
|--------|--------|
| 0      | 0      |
| 1      | 1      |
| 2      | 2      |
| 3<br>4 | 2<br>3 |
| 4      | =      |
| 5      | -      |
| 6      | -      |
| 7      | -      |
| 8      | -      |
| 9      | 7      |
| 10     | -      |
| 11     | 4      |
| 12     | 5      |
| 13     | 6      |



Wir wollen die Adressübersetzung beim Paging näher betrachten. Gegeben sei eine Hauptspeichergröße von 64 KiB. Es sollen 32 virtuelle Seiten adressiert werden. Die Zahl der Kacheln beträgt 8.

- a) Wie lautet die höchste virtuelle Speicheradresse?
- Seiten-/Kachelgröße: 64 KiB / 8 Kacheln = 8 KiB pro Seite/Kachel
- Anzahl virtuelle Adressen: 32 \* 8 Kib = 256 KiB
- Höchste Adresse:  $256 \text{ KiB} 1 = 2^{18} \text{ B} 1 = 262.143 \text{ B}$

| Seite  | Kachel |
|--------|--------|
| 0      | 0      |
| 1      | 1      |
| 2      | 2      |
| 2<br>3 | 3      |
| 4      | -      |
| 5      | -      |
| 6      | -      |
| 7      | -      |
| 8      | -      |
| 9      | 7      |
| 10     | -      |
| 11     | 4      |
| 12     | 5      |
| 13     | 6      |



Wir wollen die Adressübersetzung beim Paging näher betrachten. Gegeben sei eine Hauptspeichergröße von 64 KiB. Es sollen 32 virtuelle Seiten adressiert werden. Die Zahl der Kacheln beträgt 8.

b) Wie viele Bit sind die virtuelle und physische Adresse jeweils breit?

| Seite | Kachel |
|-------|--------|
| 0     | 0      |
| 1     | 1      |
| 2     | 2<br>3 |
| 3     | 3      |
| 4     | -      |
| 5     | -      |
| 6     | -      |
| 7     | -      |
| 8     | -      |
| 9     | 7      |
| 10    | -      |
| 11    | 4      |
| 12    | 5      |
| 13    | 6      |



Wir wollen die Adressübersetzung beim Paging näher betrachten. Gegeben sei eine Hauptspeichergröße von 64 KiB. Es sollen 32 virtuelle Seiten adressiert werden. Die Zahl der Kacheln beträgt 8.

- b) Wie viele Bit sind für die virtuelle und physische Adresse jeweils breit?
- Bitanzahl Offset:  $\log_2 8 \text{KiB} = \log_2 2^{13} \text{B} = 13 \text{ Bit}$
- Bitanzahl Seiten:  $\log_2 32 = 5$
- Bitanzahl Kacheln: log<sub>2</sub> 8 = 3
- Bitanzahl virtuelle Adresse = 13 + 5 = 18 Bit
- Bitanzahl physische Adresse = 13 + 3 = 16 Bit

| Seite  | Kachel |
|--------|--------|
| 0      | 0      |
| 1      | 1      |
| 2      | 2<br>3 |
| 2<br>3 | 3      |
| 4      | -      |
| 5      | _      |
| 6      | _      |
| 7      | -      |
| 8      | -      |
| 9      | 7      |
| 10     | -      |
| 11     | 4      |
| 12     | 5      |
| 13     | 6      |
|        |        |



Wir wollen die Adressübersetzung beim Paging näher betrachten. Gegeben sei eine Hauptspeichergröße von 64 KiB. Es sollen 32 virtuelle Seiten adressiert werden. Die Zahl der Kacheln beträgt 8.

(13 Bit Offset, 5 Bit Seitennummer, 3 Bit Kachelnummer)

c) Es wird auf die folgenden virtuellen Adressen zugegriffen. Ermitteln Sie die jeweils angesprochene physische Adresse. Benutzen Sie die Pagetable rechts. Hinweise: Rechnen Sie im Folgenden mit der hexadezimal- und Binärdarstellung der Werte. Dies erleichtert die Unterteilung in Seiten-/Kachelnummer und Offset.

| Seite  | Kachel      |
|--------|-------------|
| 0      | 0           |
| 1      | 1           |
|        | 2<br>3      |
| 2<br>3 | 3           |
| 4      | -           |
| 5      | -           |
| 6      | -           |
| 7      | -           |
| 8      | -<br>-<br>7 |
| 9      | 7           |
| 10     | -           |
| 11     | 4           |
| 12     | 4<br>5      |
| 13     | 6           |

Zugriffe: 0x559, 0x1208c, 0x16001, 0x0a777, 0x13992



Kachal

#### Aufgabe 3

c) Es wird auf die folgenden virtuellen Adressen zugegriffen. Ermitteln Sie die jeweils angesprochene physische Adresse. Benutzen Sie die Pagetable rechts. Hinweise: Rechnen Sie im Folgenden mit der hexadezimal- und Binärdarstellung der Werte. Dies erleichtert die Unterteilung in Seiten-/Kachelnummer und Offset. (0x559, 0x1208c, 0x16001, 0x0a777, 0x13992)

| Virtuelle Adresse | Seiten<br>nummer | Offset | Kachel<br>nummer | Physische Adresse |
|-------------------|------------------|--------|------------------|-------------------|
|                   |                  |        |                  |                   |

|   | Seite                           | Kachei      |
|---|---------------------------------|-------------|
| • | 0                               | 0           |
|   | 1                               | 1           |
|   | 2                               | 1<br>2<br>3 |
|   | 3                               | 3           |
|   | 4                               | -           |
|   | 1<br>2<br>3<br>4<br>5<br>6<br>7 | -           |
|   | 6                               | -           |
| _ | 7                               | -           |
|   | 8                               | -           |
| _ | 9                               | 7           |
|   | 10                              | -           |
|   | 11                              | 4           |
|   | 12                              | 5           |
|   | 13                              | 6           |
|   |                                 |             |

Saita



Kachel

Seite

6

#### Aufgabe 3

c) Es wird auf die folgenden virtuellen Adressen zugegriffen. Ermitteln Sie die jeweils angesprochene physische Adresse. Benutzen Sie die Pagetable rechts. Hinweise: Rechnen Sie im Folgenden mit der hexadezimal- und Binärdarstellung der Werte. Dies erleichtert die Unterteilung in Seiten-/Kachelnummer und Offset.

| Virtuelle Adresse                            | Seiten<br>nummer | Offset | Kachel<br>nummer | Physische Adresse              | 7<br>8<br>9 | -<br>-<br>7 |
|----------------------------------------------|------------------|--------|------------------|--------------------------------|-------------|-------------|
| 0x00559 = 0000 0000 0101 0101 1001           | 0x0              | 0x0559 | 0x0              | 0x0 * 0x2000 + 0x0559 = 0x559  | 10          | -           |
| $0x1208c = 0001\ 0010\ 0000\ 1000\ 1100$     | 0x9              | 0x008c | 0x7              | 0x7 * 0x2000 + 0x008c = 0xe08c | 11          | 4           |
| $0x16001 = 0001 \ 0110 \ 0000 \ 0000 \ 0001$ | 0xb              | 0x0001 | 0x4              | 0x4 * 0x2000 + 0x0001 = 0x8001 | 12          | 5           |
| 0x0a777 = 0000 1010 0111 0111 0111           | 0x5              | 0x0777 | PF               | Error                          |             | 5           |
| 0x13992 = 0001 0011 1001 1001 0010           | 0x9              | 0x1992 | 0x7              | 0x7 * 0x2000 + 0x1992 = 0xF992 | 13          | 6           |



Wir wollen die Adressübersetzung beim Paging näher betrachten. Gegeben sei eine Hauptspeichergröße von 64 KiB. Es sollen 32 virtuelle Seiten adressiert werden. Die Zahl der Kacheln beträgt 8.

(13 Bit Offset, 5 Bit Seitennummer, 3 Bit Kachelnummer)

d) Welche virtuelle Adressen verwendet ein Programm, wenn Zugriffe auf die physischen Adressen erfolgen?

Zugriffe: 0x2000, 0x8235

| Kachel |
|--------|
| 0      |
| 1      |
| 2<br>3 |
| 3      |
| _      |
| _      |
| -      |
| _      |
| _      |
| 7      |
| _      |
| 4      |
| 5      |
| 6      |
|        |



Aufgabe 3 Seite Kachel d) Welche virtuelle Adressen verwendet ein Programm, wenn Zugriffe auf die physischen Adressen erfolgen? (0x2000, 0x8235) Physische Adresse Kachel Offset Virtuelle Adresse Seiten nummer nummer 10 13



Kachel

Seite

5

#### Aufgabe 3

d) Welche virtuelle Adressen verwendet ein Programm, wenn Zugriffe auf die physischen Adressen erfolgen? (0x2000, 0x8235)

|                                   |                  |        |                  |                                | 7      |
|-----------------------------------|------------------|--------|------------------|--------------------------------|--------|
| Physische Adresse                 | Kachel<br>nummer | Offset | Seiten<br>nummer | Virtuelle Adresse              | 8<br>9 |
| 0x2000 = 0010 0000 0000 0000      | 0x1              | 0x0    | 0x1              | 0x1 * 0x2000 + 0 = 0x2000      | 10     |
| $0x8235 = 1000\ 0010\ 0011\ 0101$ | 0x4              | 0x235  | 0xb              | 0xb * 0x2000 + 0x235 = 0x16235 | 11     |
|                                   |                  |        |                  |                                | 12     |
|                                   |                  |        |                  |                                | 13     |



Wir betrachten im Folgenden vereinfacht Segmentadressierung unter x86. Jeder Eintrag der Global Descriptor Table ist dabei 8 Byte groß. Im Segmentregister wird dann der Offset des Eintrags gespeichert.

a) Erweitern Sie das Bild oben, sodass ein Zugriff auf gs:0x1000 auf einen Zugriff auf 0x40000 übersetzt wird.

| Segmentregiste |      |  |
|----------------|------|--|
| cs             | 0x08 |  |
| SS             | 0x30 |  |
| ds             | 0x28 |  |
| es             | 0x10 |  |
| fs             | 0x18 |  |
| gs             |      |  |

Saamontragistar

|      | Global Boothplot Table |         |          |       |
|------|------------------------|---------|----------|-------|
|      | Basis                  | Länge   | Zugriff  | Тур   |
| 0x0  | 0x10300                | 0x0e000 | Kernel   | Daten |
| 0x8  | 0x10000                | 0x03000 | Kernel   | Code  |
| 0x10 | 0x20000                | 0×00800 | Benutzer | Code  |
| 0x18 | 0x40000                | 0x13700 | Kernel   | Daten |
| 0x20 |                        |         | Kernel   | Daten |
| 0x28 | 0×80000                | 0×22000 | Benutzer | Daten |



Wir betrachten im Folgenden vereinfacht Segmentadressierung unter x86. Jeder Eintrag der Global Descriptor Table ist dabei 8 Byte groß. Im Segmentregister wird dann der Offset des Eintrags gespeichert.

a) Erweitern Sie das Bild oben, sodass ein Zugriff auf gs:0x1000 auf einen Zugriff auf 0x40000 übersetzt wird.

| Segmentregiste |  |  |
|----------------|--|--|
| 0x08           |  |  |
| 0x30           |  |  |
| 0x28           |  |  |
| 0x10           |  |  |
| 0x18           |  |  |
| 0x20           |  |  |
|                |  |  |

|      | Global Descriptor Table |         |          |       |
|------|-------------------------|---------|----------|-------|
|      | Basis                   | Länge   | Zugriff  | Тур   |
| 0x0  | 0x10300                 | 0x0e000 | Kernel   | Daten |
| 0x8  | 0x10000                 | 0x03000 | Kernel   | Code  |
| 0x10 | 0x20000                 | 0x00800 | Benutzer | Code  |
| 0x18 | 0x40000                 | 0x13700 | Kernel   | Daten |
| 0x20 | 0x3f000                 | 0x01001 | Kernel   | Daten |
| 0x28 | 0×80000                 | 0x22000 | Benutzer | Daten |



b) Lösen Sie die folgenden Speicherzugriffe auf. Kennzeichnen Sie potenzielle Speicherzugriffsverletzungen durch einen SEGFAULT. Die Zugriffe erfolgen, sofern nicht anders angegeben, durch einen Prozess mit Nutzerrechten.

Lesezugriff auf ss:0:

| Segmentregister |      |  |
|-----------------|------|--|
| cs              | 0x08 |  |
| SS              | 0x30 |  |
| ds              | 0x28 |  |
| es              | 0x10 |  |
| fs              | 0x18 |  |
| gs              | 0x20 |  |

#### **Basis** Länge Zugriff Тур 0x10300 0x0e000 Kernel Daten 0x0 Kernel Code 0x8 0x10000 0x03000 0x20000 0x00800 Benutzer Code 0x10 0x40000 0x13700 Kernel Daten 0x18 0x3f000|0x01001| 0x20 Kernel Daten 0x80000 0x22000 Benutzer Daten 0x28



b) Lösen Sie die folgenden Speicherzugriffe auf. Kennzeichnen Sie potenzielle Speicherzugriffsverletzungen durch einen SEGFAULT. Die Zugriffe erfolgen, sofern nicht anders angegeben, durch einen Prozess mit Nutzerrechten.

Lesezugriff auf ss:0:

SEGFAULT

| Segmentregiste |      |  |
|----------------|------|--|
| cs             | 0x08 |  |
| SS             | 0x30 |  |
| ds             | 0x28 |  |
| es             | 0x10 |  |
| fs             | 0x18 |  |
| gs             | 0x20 |  |

|      | Basis   | Länge   | Zugriff  | Тур   |
|------|---------|---------|----------|-------|
| 0x0  | 0x10300 | 0x0e000 | Kernel   | Daten |
| 0x8  | 0x10000 | 0x03000 | Kernel   | Code  |
| 0x10 | 0x20000 | 0×00800 | Benutzer | Code  |
| 0x18 | 0x40000 | 0x13700 | Kernel   | Daten |
| 0x20 | 0x3f000 | 0x01001 | Kernel   | Daten |
| 0x28 | 0x80000 | 0x22000 | Benutzer | Daten |



b) Lösen Sie die folgenden Speicherzugriffe auf. Kennzeichnen Sie potenzielle Speicherzugriffsverletzungen durch einen SEGFAULT. Die Zugriffe erfolgen, sofern nicht anders angegeben, durch einen Prozess mit Nutzerrechten.

Lesezugriff mit Kernelrechten auf cs:0x101:

| Segmentregister |      |  |
|-----------------|------|--|
| cs              | 0x08 |  |
| SS              | 0x30 |  |
| ds              | 0x28 |  |
| es              | 0x10 |  |
| fs              | 0x18 |  |
| gs              | 0x20 |  |

|      | Global Descriptor Table |         |          |       |
|------|-------------------------|---------|----------|-------|
|      | Basis                   | Länge   | Zugriff  | Тур   |
| 0x0  | 0x10300                 | 0x0e000 | Kernel   | Daten |
| 0x8  | 0x10000                 | 0x03000 | Kernel   | Code  |
| 0x10 | 0x20000                 | 0×00800 | Benutzer | Code  |
| 0x18 | 0x40000                 | 0x13700 | Kernel   | Daten |
| 0x20 | 0x3f000                 | 0x01001 | Kernel   | Daten |
| 0x28 | 0×80000                 | 0×22000 | Benutzer | Daten |



b) Lösen Sie die folgenden Speicherzugriffe auf. Kennzeichnen Sie potenzielle Speicherzugriffsverletzungen durch einen SEGFAULT. Die Zugriffe erfolgen, sofern nicht anders angegeben, durch einen Prozess mit Nutzerrechten.

Lesezugriff mit Kernelrechten auf cs:0x101:

0x10101

| Segmentregister |      |  |
|-----------------|------|--|
| cs              | 0x08 |  |
| ss              | 0x30 |  |
| ds              | 0x28 |  |
| es              | 0x10 |  |
| fs              | 0x18 |  |
| gs              | 0x20 |  |

|      | Basis   | Länge   | Zugriff  | Тур   |
|------|---------|---------|----------|-------|
| 0x0  | 0x10300 | 0x0e000 | Kernel   | Daten |
| 0x8  | 0x10000 | 0x03000 | Kernel   | Code  |
| 0x10 | 0x20000 | 0×00800 | Benutzer | Code  |
| 0x18 | 0x40000 | 0x13700 | Kernel   | Daten |
| 0x20 | 0x3f000 | 0x01001 | Kernel   | Daten |
| 0x28 | 0x80000 | 0x22000 | Benutzer | Daten |



b) Lösen Sie die folgenden Speicherzugriffe auf. Kennzeichnen Sie potenzielle Speicherzugriffsverletzungen durch einen SEGFAULT. Die Zugriffe erfolgen, sofern nicht anders angegeben, durch einen Prozess mit Nutzerrechten.

Schreibzugriff auf es:0x1111:

| Segmentregister |      |  |
|-----------------|------|--|
| cs              | 0x08 |  |
| SS              | 0x30 |  |
| ds              | 0x28 |  |
| es              | 0x10 |  |
| fs              | 0x18 |  |
| gs              | 0x20 |  |

#### **Basis** Länge Zugriff Тур 0x10300 0x0e000 Kernel Daten 0x0 Kernel Code 0x8 0x10000 0x03000 0x20000 0x00800 Benutzer Code 0x10 0x40000 0x13700 Kernel Daten 0x18 0x3f000|0x01001| 0x20 Kernel Daten 0x80000 0x22000 Benutzer Daten 0x28



b) Lösen Sie die folgenden Speicherzugriffe auf. Kennzeichnen Sie potenzielle Speicherzugriffsverletzungen durch einen SEGFAULT. Die Zugriffe erfolgen, sofern nicht anders angegeben, durch einen Prozess mit Nutzerrechten.

Schreibzugriff auf es:0x1111:

SEGFAULT

| Segmentregiste |      |  |
|----------------|------|--|
| cs             | 0x08 |  |
| SS             | 0x30 |  |
| ds             | 0x28 |  |
| es             | 0x10 |  |
| fs             | 0x18 |  |
| gs             | 0x20 |  |

|      | Basis   | Länge   | Zugriff  | Тур   |
|------|---------|---------|----------|-------|
| 0x0  | 0x10300 | 0x0e000 | Kernel   | Daten |
| 0x8  | 0x10000 | 0x03000 | Kernel   | Code  |
| 0x10 | 0x20000 | 0×00800 | Benutzer | Code  |
| 0x18 | 0x40000 | 0x13700 | Kernel   | Daten |
| 0x20 | 0x3f000 | 0x01001 | Kernel   | Daten |
| 0x28 | 0x80000 | 0x22000 | Benutzer | Daten |